合見工軟商用級全場景驗證硬件系統(tǒng)UniVista Unified Verification Hardware System(簡稱“UVHS”)適用于大規(guī)模ASIC/SOC 軟硬件驗證的各種應(yīng)用場景,可廣泛用于智能駕駛、數(shù)據(jù)中心、人工智能、5G通信和智能手機(jī)等各類高端芯片的開發(fā),為芯片開發(fā)者提供了高效的軟硬件驗證方式,大幅縮短驗證周期,加速芯片上市。
UVHS目前已經(jīng)在客戶處實際商用部署的最大系統(tǒng)達(dá)到160顆VU19P級聯(lián),超過60億邏輯門,得益于核心技術(shù)全局時序驅(qū)動的自動分割引擎,在超大型系統(tǒng)場景下仍能保持10MHz的高運(yùn)行性能。UVHS也提供充足可配置的互聯(lián)通道,支撐靈活的系統(tǒng)擴(kuò)展需求。
產(chǎn)品特性
- 業(yè)界領(lǐng)先的性能:原型驗證模式性能高達(dá)20+MHz,硬件仿真模式性能高達(dá)10MHz
- 智能的集成編譯軟件UVHS Compiler內(nèi)置先進(jìn)的時序分析引擎,作為合見工軟核心自主自研技術(shù),可很大程度獲取驗證專用FPGA陣列硬件系統(tǒng)的峰值性能
- 穩(wěn)定可靠的大容量級聯(lián)系統(tǒng):已實際商業(yè)化部署、穩(wěn)定運(yùn)行的級聯(lián)系統(tǒng)所支持的單一設(shè)計規(guī)模輕松突破60億門
- 高效的一體化解決方案:集成自主研發(fā)的UVHS Compiler和Runtime軟件,幫助用戶快速定位調(diào)試,優(yōu)化用戶設(shè)計輸入、約束和流程,加速RTL to running system的迭代能力,相對于傳統(tǒng)方案,能縮短設(shè)計啟動時間40%~60%
- 增強(qiáng)的調(diào)試迭代效率:運(yùn)行過程使能全信號可見模式能夠直接生成波形,無需重新編譯,大幅改善調(diào)試效率
- 支持UPF低功耗設(shè)計
- 支持基于DPI-C的 System C testbench
- 支持和虛擬平臺進(jìn)行混合仿真驗證:更早開始進(jìn)行軟件開發(fā)和軟硬件架構(gòu)探索,實現(xiàn)左移
- 豐富的接口子卡、高速接口速率適配器、虛擬接口模型和存儲模型,如PCIe Gen5,Ethernet,MIPI,DDR5,HBM3等等,適配各種使用模式下的接口驗證需求